您现在的位置: 范文先生网 >> 理工论文 >> 电子通信论文 >> 正文

语音处理芯片AC48105在低速语音编码设备中的应用

时间:2007-1-20栏目:电子通信论文

10 9 8 7 6 5 4 3 2 1 0 Sync Header(同步头) 00h AAh Command Header(命令头) Length(长度) OPCode(操作码) Parameter 1(参数1)   ……   Parameter[(Length-4)/2](参数(Length-4)/2])  

从闲置状态进入激活状态后,数据包将在每个帧间隙内通过激活通道,在AC48105和主机之间传输。对于语音传输来说,帧间隙长度由现行的语音编码方式和数据包有效载荷的块数决定。

3 芯片与主机接口(HPI)

HPI(Host Port Interface)是一个8位的并行接口,主机可以通过HPI访问语音芯片内部的存储器。由于语音芯片的内核是16-bit的处理器,因此,为了协调主机与AC48105之间的数据传送,HPI会自动将来自片内存储器的数据由字转换为两个字节的形式,同样它也会在向片内存储器写入数据之前,将两个字节的数据压缩成字的形式。HPI可以访问的片内存储器为2kB,地址为1000H~17FFH,同时主机也可以通过HPI访问这些地址,有关地址的分配如表4所列。

表4 HPI地址分配

地  址  范  围 寄存器/缓冲区 寄存器内容 1000 内核下载缓冲 - 104B 导入状态寄存器 满包=0,空包=1,校验和错误=2  104C 程序下载块缓冲区 - 166D 存储包数量缓冲区 范围为0-15 166E 主机读包状态缓冲区 满包=0,空包=1 166F 主机写包状态缓冲区 满包=0,空包=1 1670-1737 主机写包缓冲区   1738-17FF 主机写包缓冲区  

实际上,HPI只需对片内存储器的4个寄存器进行访问即可,这四个寄存器分别是:控制寄存器,地址寄存器和数据寄存器,其中数据寄存器分为地址自动累加和地址不影响两种。

4 在数字程控交换机中的应用

4.1 系统简介

低速语音编码和数据交换设备能够完成的功能主要是实现基于数字交换的30路本地用户通话;5~14路局间语音交换、语音压缩及复接、速率在64k、128k、256k可调、电话会议、全部话务员功能以及实现微机监控等。该设备全部采用模块化设计,按功能可以分为以下几个模块:交换及控制模块、用户电路模块、语音压缩及复接模块和稳压电源及接口部分。各个模块之间的关系如图2所示。

4.2 语音压缩模块的工作原理和工作流程

该模块使用了3片AC48105芯片,每片芯片可配置成5个独立通道,对应着5个时隙,这样,3片芯片一共可以处理15个时隙信号,分别对应15个中继用户信息。同时每片AC48105还外带一片SRAM,用于为其内部的DSP运算提供所需的空间,但主机对SRAM不做额外地控制。

本系统中,主机采用Atmel公司的AT89C52单片机,其中P0口作为数据/地址低8位复用;P2口作为地址的高8位使用,该设计只用到了A8、A9、A13、A14、A15;P1口的P1.0、P1.1、P1.2分别用作三片语音压缩芯片的复位信号,P1.3作为压缩芯片的读/写复用信号。同时,压缩芯片的分离读信号和写信号分别接单片机的读、写控制口(即P3口的P3.6和P3.7)。单片机可通过高位地址译码访问三片语音芯片,具体操作为:在FPGA中将A15、A14和A13接3~8 译码器,000时选通语音芯片A,001时选通语音芯片B,010时选通语音芯片C。
语音处理芯片AC48105在低速语音编码设备中的应用
    采用的编码协议为G.729。该协议中以10ms为一个语音帧,每帧包含80个样本,这80个

上一页  [1] [2] [3] [4] 下一页

下页更精彩:1 2 3 4 下一页