您现在的位置: 范文先生网 >> 理工论文 >> 电子通信论文 >> 正文

24位A/D转换器CS5381及其在高速高精度数据采集系统中的应用

时间:2007-1-20栏目:电子通信论文

摘要:CS5381中Cirrus Logic公司生产的120dB、192kHz高性能立体声24位∑-△ A/D变换器,文中介绍了CS5381的性能特点及其在高速高精度采集系统中的应用,给出了由两片AD5381和ASP、FP-GA及FIFO存储器构成的四通道并行数据采集系统的设计方法和测试结果,该系统在混场源电磁法接收机中已经得到了很好的应用。

    关键词:CS5381;DSP;FPGA;并行数据采集系统

1 引言

在弱信号检测仪器开发过程中,选用高精度的A/D转换芯片往往可以给设计带来方便。一般情况下,在对宽频带弱信号进行检测时,(范文先生网www.fwsir.com收集整理)不仅要求ADC具有大动态范围,同时对ADC的采样速率也提出了更高的要求。CS5381是目前市场上动态范围和采样速率两项指标都很突出的一款24位ADC,它的推出为设计高速高精度采集系统提供了一个较好的解决方案。

2 CS5381的主要性能特点

CS5381是Cirrus Logic公司推出的120dB、192kHz高性能立体声模数转换芯片。该芯片采用24引脚TSSOP或SOIC封装,其引脚排列如图1所示。该芯片采用5V工作电源。它的内部集成了一个可直接与5~2.5V逻辑电平接口的电平转换器、一个可消除直流偏移量的高通滤波器、一个线性相位数字抗混叠滤波器和溢流监测器。CS5381所具有的这些特性使其在高品质音频处理和精密测控等领域都得到了很好的应用。

CS5381的主要性能特点如下:

●具有24位转换精度;

●采样速率可以达到192kHz;

●具有120dB动态范围;

●可工作于5V模拟电压和3~5V逻辑电压;

●兼容2.5~5V逻辑电平;

●带有线性相位抗混叠滤波器;

●采用差动模拟信号输入方式;

●具有主、从两种工作模式;

●内置数字高通滤波器。

图2

    CS5381使用起来非常方便,可工作在主、从两种模式下。模式选择可通过管脚2(M/ S)来进行。当M/ S引脚为高电平时,CS5381工作在主模式(Master Mode),此时LRCK(其频率等于采样速率)和SCLK是输出管脚;而当M/ S为低电平时,CS5381工作在从模式(Slave Mode),该模式下,LRCK和SCLK变成输入管脚。如需改变CS5381的采样率,只需控制芯片的MDIV、M0和M1这三个管脚的逻辑电平即可。表1所列是主时钟为24.576MHz时,不同控制方式时采样速率的对照表。

表1 CS5381采样率控制对照表

MDIV M1 M0 采样速率(Hz) 1 0 0 48K 1 0 1 96K 1 1 0 192K 0/1 1 1 Reserved 0 1 0 384K

通常24位ADC都会产生一个微小的直流偏移,在CS5381内部有一个数字高通滤波器,可以通过给管脚HPF提供一个低电平使该滤波器有效,这样,芯片可以消除直流偏移。另外芯片还带有溢流监测器,当模拟信号的输入电压幅度过大而致使ADC转换溢出时,相对应的管脚LFV变低,因此,在该管脚与电源之间接一个发光二极管,就可以直观地显示出模拟输入是否溢出,从而根据需要调整前端放大电路的增益。

CS5381的模拟信号为差动输入方式,因此,它的前端要有一个简单的模拟调理电路。CS5381的转换结果是24位补码形式的串行数据,且左右通道交替输出,可用LRCK的高低电平来进行区分。输

[1] [2] 下一页

下页更精彩:1 2 3 4 下一页