您现在的位置: 范文先生网 >> 理工论文 >> 电子通信论文 >> 正文

基于Verilog HDL的CMOS图像敏感器驱动电路设计

时间:2007-1-20栏目:电子通信论文

  摘要:介绍一种用于卫星姿态测量的CMOS图像敏感器--STAR250的时序驱动信号,并使用VerilogHDL语言设计驱动时序电路。经布线、仿真、测试后验证了驱动信号的正确性。
  关键词:VerilogHDLSTAR250CMOS图像敏感器
  
  CMOS图像敏感器是近年来兴起的一类固态图像传感器。CMOS图像敏感器具有低成本、低功耗(是CCD耗的1/1000~1/100)、简单的数字接口、随机访问、运行简易(单一的CMOS兼容电池供给)、高速率(可大于1000帧/秒)、体积小以及通过片上信号处理电路可以实现智能处理功能等特点而得到广泛应用。有些CMOS图像敏感器具有标准的I2C总线接口,可方便应用到系统中。有些没有这类总线接口电路的专用CMOS图像敏感器需要增加外部驱动电路。由于CMOS敏感器的驱动信号绝大部分是数字信号,因此可采用FPCA通过VerilogHDL语言编程产生驱动时序信号。VerilogHDL语言是IEEE标准的用于逻辑设计的硬件描述语言,具有广泛的逻辑综合工具支持,简洁易于理解。本文就STAR250这款CMOS图像敏感器,给出使用VerilogHDL语言设计的逻辑驱动电路和仿真结果。
  
  1CMOS图像敏感器STAR250
  
  STAR250是一款专为卫星天文导航的星跟踪器(tracker)设计的CMOS图像敏感器。由于太空中含有大量辐射,芯片中加入了抗辐射电路以提高空间应用的可靠性。STAR250的技术指标如下:
  
  (1)0.5μmCMOS工艺;
  
  (2)512x512分辨率,像素大小25μmx25μm;
  
  (3)每个像素4个光敏二极管,提高MTF(幅值转换功能)和减少PRNU(非均一化光响应);
  
  (4)抗辐射设计;
  
  (5)片上双采样电路抵消FPN(固定模式噪声);
  
  (6)电子快门:
  
  (7)最大30帧/秒;
  
  (8)可以取子窗口;
  
  (9)片上10位ADC;
  
  (10)陶瓷JLCC-84针封装。
  
  STAR250是有源像素的线扫描CMOS图像敏感器。所有像素的输出都连接到列总线,并且在列总线上每例都有一个列放大器。使用二次采样技术,控制列放大器可以从读出信号中减去光敏单元上一次采集残留的电荷。片上ADC独立于敏感器,可以使用也可以通过软件关闭,而用外部的ADC。STAR250为了应用方便有多种读出数据的方法(窗口方式、电子快门等),不同的读出方式有不同的时序要求。
  
  传统的计算机或打印机的图像座标系定义左上角为原点(0,0),在STAR250中定义右上角为原点(0,0),如图1。这样敏感器输出数字信号后能够方便地转换为计算机格式的图像,方便后续的处理。窗口扫描方式是从上向下、从左向右一个像素一个像素地扫描。
  
  图3
  
  2STAR250时序信号
  
  STAR250通过两个步骤完成图像的采集。第一步是逐行扫描RESET像素。行内像素RESET后,本行自上一次RESET或读出后积累的所有光敏电荷被排空。从RESET行像素

[1] [2] [3] 下一页

下页更精彩:1 2 3 4 下一页