您现在的位置: 范文先生网 >> 理工论文 >> 电子通信论文 >> 正文

TCM-2通用时间比对模块及其应用

时间:2007-1-20栏目:电子通信论文

  摘要:美国PrecisionSync公司研发的通用高精度时间比对模块能使用户方便地开发高精度同步系统,成本低,性能高。因此已在多种时间、频率同步系统中得到了应用(如GPS、光纤、无线和时间双向传递同步系统等)。文章详细介绍了TCM-2的内部结构、工作原理和性能指标,并给出了该模块在高精度通用计数器、CDMA基站时钟以及光纤CDMA同步时钟方面的应用电路。
  
  关键词:时间比对;时间间隔测量;时间同步;频率同步;TCM-2
  
  1概述
  
  美国精密同步公司研发的通用高精度时间比对模块,可提供四通道0.1ns分辨率的时间比对或时间间隔测量,同时它还提供多种接口。因此,用户可以很方便地用它构成自己的系统或仪器,包括用于时间/频率标准、电网电压向量测量系统、电网故障定位系统、移动通信基站时钟、SDH中的BITS、多基地雷达系统、OTDR、光纤通信网故障实时监测、激光测距以及高精度通用计数器(高精度时间间隔测量仪)等。
  
  2结构原理及引脚功能
  
  TCM-2采用双列直插48引脚封装。各引脚的功能如表1所列。其内部结构如图1所示,具有四通道扩展器、微处理器和FPGA三个主要功能模块。
  
  两事件之间的时间差通常是用脉冲填充法进行测量的。它的测量精度取决于参考时钟的频率。这种方法具有固定的±1计数的误差。为了提高测量的分辨率,在高精度通用定时模块中采用了模拟扩展技术。
  
  当待测脉冲输入模块后,由模块测量它们的时刻,并按要求将相应的计算结果通过串行移位寄存器输出。
  
  由于被测事件与测量时钟之间没有确定的相位关系但它们之间有一小数周期的差。因此为了提高测量分辨率,系统中的扩展器采用了模拟技术,并将不足一个计数的时间间隔展宽(例如展宽1000倍),然后再用相同的10MHz时钟对展宽了的脉冲计数以达到0.1ns的分辨率。
  
  FPGA可实现所有的数字逻辑功能,包括输入信号的选择、扩展逻辑、计数器、锁存器、多路数据选择、多个串行移位寄存器、PWM等。其中串行移位寄存器又包括DDS控制、LED显示、与外部的数据交换等。
  
  FPGA中的各输出控制模块可按使用的要求舍取,例如,当使用DDS时,一般不使用PWM.实际上,在不单独构成仪器时也不用LED显示。
  
  模块中的单片机可控制整个工作流程,包括控制各通道的测量、采集测量数据、计算测量数据、与母板的数据交换、接收GPS信息或与外部主控制器(如PC)交换数据及指令等。当以GPS为参考源时,GPS通道的测量值可用于计算秒间隔,从而计算基本时钟的频率,根据计算结果可用另一串行移位寄存器来调整DDS(AD9852)的输出频率。模块的基本时钟同时也是DDS的时钟。它可控制两个DDS,以便输出两个不同的频率。它们共用一个串行移位寄存器,可由DDSCS1和DDSCS2来选择。而外部DDS(AD9852)则一般工作于串行输入方式。实际上,设计时也可用其它定时脉冲作为外部参考以校准时间和频率。
  
  当输入待测脉冲多于四种时,可采用时分复用的方法进行测量。通常可由模块内部实现时分复用,也可由外部控制实现时分复用。
  
  外部控制器通过串行移位寄存器向模块发送操作指令。模块根据外部控制器的指令来测量相

[1] [2] [3] [4] 下一页

下页更精彩:1 2 3 4 下一页