您现在的位置: 范文先生网 >> 理工论文 >> 电子通信论文 >> 正文

利用ASSP实现成本节约,加速产品上市进程

时间:2007-1-20栏目:电子通信论文

械元素。因此,电表ASSP只使用单个低频率的32 kHz 表面晶体 (watch crystal) 作为计时之需,并能在断电情况下进入超低功耗的睡眠模式。高速系统时钟独立于晶体在片上进行数字生成,如果发生外部晶体故障,它可提供故障安全模式,以允许MCU在最小级别上继续工作。对于诸如电表等应用而言,可靠性是最优考虑的因素,因为这需要部署数十年之久。

与离散解决方案相比,电表ASSP将芯片数从五片降至了一片。芯片数的降低不仅节约了成本,而且还优化了制造,改善了长期可靠性。

合而为一

如今,开发基于嵌入式 MCU、能快速投入市场、具有紧密封装以及更高精确度模拟的 ASSP 要求富有全新的思维方式。一流的 MCU 式线上电路模拟器 (ICE) 被嵌入式模拟所取代。小型嵌入式模拟逻辑内核驻留在实际的 ASSP 自身上,通过业界标准的 JTAG 接口可对其进行不间断访问。嵌入式模拟对高性能混合信号系统变得日益重要,这些系统必须保持微伏模拟信号(如电子电表)的完整性。笨重的 ICE 几

乎不可能实现信号完整性,它对连线干扰非常敏感。

从开发一开始,固件工程师就在默默地开发实际的生产系统并进行调试。将ISP闪存的卓越灵活性与普通的嵌入式模拟相结合,使设计一开始就实现了系统级开发,从而减少了反复开发工作与时间。如果需要的话,还可在生产系统中进行最后一分钟软件升级,并不管在是否经过远程计划安排的情况下都可进行更新。

作者简介
Mark Buccin是 MSP430的全球产品线经理,负责应用与战略市场营销。在TI的模拟、DSP、ASIC和MSP430等领域的实际设计和应用方面拥有 15年的丰富经验。除了负责产品线而外,他还撰写了大量应用报告、论文以及四份年度全球研讨会系列材料。他拥有奥克兰大学(密歇根州Rochester)的电子工程学士学位。


上一页  [1] [2] 

下页更精彩:1 2 3 4 下一页