您现在的位置: 范文先生网 >> 理工论文 >> 电子通信论文 >> 正文

内嵌UHF ASK/FSK发射器的8位微控制器

时间:2007-1-20栏目:电子通信论文

(GP2/T0CKI):双向I/O端口,能构成T0CKI。

18(GP1):双向I/O端口/串口编程时钟,能通过软件编程改变引脚状态来唤醒睡眠状态。这个缓冲器在串口编程模式下为施密特触发器输入。

19(GP0):双向I/O端口/串口编程数据,能通过软件编程改变引脚状态来唤醒睡眠状态。这个缓冲器在串口编程模式下为施密特触发器输入。

20(VSS):逻辑电路和I/O脚的参考地。

3 基本结构和特性

rfPIC12C509AF内部结构包括一个完整的8位CMOS微控制器电路和发射器电路,以下介绍发射器电路。发射器电路方框图如图1所示。内嵌UHF ASK/FSK发射器的8位微控制器

发射器是一个完整的集成UHF ASK/FSK发射电路,由石英晶体振荡器、锁相环电路(PLL)、集电极开路的输出功率可变放大器PA(Power Amplifier)和模式控制逻辑(mode control logic)所组成。外接元件有旁路电容、晶振和PLL回路滤波器,能实现ASK和FSK的操作。

引脚VDDRF和VSSRF分别是发射器电路的电源供给端和接地端。这些电源脚与微控制器的电源供给脚VDD和VSS是相互独立的。

发射器的石英晶体振荡器是一个考比慈振荡器,提供PLL的基准频率,并且与PIC微控制器的振荡器是相互独立的。XTAL脚上接外部振荡器或AC模拟基准信号。发射频率是由晶振频率确定的,公式如下:

ftransmit=fXTAL×32

考虑到发射频率的灵活选择,最终晶振频率可能不是标准值。晶振频率最小值为9.65~15MHz,负载电容10~15pF,并联电容7pF,等价串联阻抗60Ω

rfPIC12C509AF晶体振荡器实现ASK操作电路如图2所示。电容器C1取值22~1000pF。

rfPIC12C509AF晶体振荡器实现FSK操作电路如图3所示。电容C1和C2通过拖动晶振来实现FSK调制。当DATAFSK=1时,FSKOUT为高阻抗,只有C1对晶振起使用,发射频率为fMAX;当DATAFSK=0时,FSKOUT与VSSRF接地,电容C1和C2并联,发射频率为fMIN。选择一组理想的C1和C2值为确定中心频率和频率偏差。电容C1确定fMAX而电容C1和C2的并联值确定fMIN。

C1取值22~1000pF,C2取值47~1000pF。

发射器中心频率(fc):fc=(fMAX+fMIN)/2

发射器频率偏差:Δf=(fMAX-fMIN)/2

石英晶体振荡器有1个四分频(Divide by 4)电路,此电路通过时钟输出(CLKOUT)引脚输出时钟。CLKOUT时钟输出信号可作为微控制器的输入或其它外围电路的稳定基准频率。注意千万不要将CLKOUT信号连接到PIC微控制器的OSC1输入端,因为PIC微控制器没有时钟信号就不能工作,此时发射器的振荡器也不能工作。这时PIC微控制器需要从外部引入时钟或经过内部RC振荡器产生时钟。当应用中需要稳定的基准频率时,可将CLKOUT脚连接到GP2/T0CKI输入上,并且使用TIMER0模块。为了使干扰信号习尽可能小,应对CLKOUT有速率限制。CLKOUT的电压幅值由在CLKOUT脚上的充电电容决定(2VPP,5pF)。

锁相环电路(PLL)由相频检波器(phase frequency detector)、充电泵(charge pump)、压控振荡器VCO(Voltage Controlled Oscillator)和固定的32分频器(fixed divide by 32)组成。引脚LF连接1个外部回路滤波器。这个回路滤波器控制PLL的动态范围和起始锁定时间。

PLL的输出给功率入大器(PA)。集电极开路输出的不同值可直接驱动闭环天线(ANT1、ANT2)或经过1个阻抗匹配网络或平衡-不平衡变换器改变成单端口输出。引脚ANT1和ANT2为集电极开路输出,必须通过负

上一页  [1] [2] [3] 下一页

下页更精彩:1 2 3 4 下一页